鎖相放大器是以FPGA 加ARM單片機去設計,是浮點數(shù)數(shù)字信號處理的計算任務由 FPGA硬件加速完成,而結(jié)果數(shù)據(jù)采集和上位機交互由ARM單片機處理。為了提高性價比,系統(tǒng)以獨立雙輸入輸出通道為原則設計,從而在單板上實現(xiàn)雙路鎖相通道。
模擬輸入 | |
頻率范圍 | AC–0.5MHz |
輸入阻抗 | 50 ohm |
輸入噪聲 | 10nV/Hz1/2 (>10 kHz) |
電壓范圍 | -1V to +1V |
輸入增益 | 1, 10 |
模/數(shù)轉(zhuǎn)換 | 14 bit; 4 MSa/s |
模擬輸出 | |
輸出 | 2 channels; -1V to +1V |
頻率范圍 | DC–0.5MHz |
數(shù)/模轉(zhuǎn)換 | 16 bit; 4 MSa/s |
鎖相解調(diào)器 | |
解調(diào)器數(shù)量 | 2 channels |
時間常量 | 10ms, 100ms |
過濾帶寬(Hz) | 1000, 100 |
諧波 | 1F, 2F, 3F, 4F |
參考相位分辨率 | 1.0 degree |